Here is a list of all functions, variables, defines, enums, and typedefs with links to the files they belong to:
- r -
- RCC_ADC1 : g4/rcc.h
- RCC_ADC12 : g4/rcc.h
- RCC_ADC345 : g4/rcc.h
- RCC_AES : g4/rcc.h
- RCC_AHB1ENR : g4/rcc.h
- RCC_AHB1ENR_CORDICEN : g4/rcc.h
- RCC_AHB1ENR_CRCEN : g4/rcc.h
- RCC_AHB1ENR_DMA1EN : g4/rcc.h
- RCC_AHB1ENR_DMA2EN : g4/rcc.h
- RCC_AHB1ENR_DMAMUX1EN : g4/rcc.h
- RCC_AHB1ENR_FLASHEN : g4/rcc.h
- RCC_AHB1ENR_FMACEN : g4/rcc.h
- RCC_AHB1ENR_OFFSET : g4/rcc.h
- RCC_AHB1RSTR : g4/rcc.h
- RCC_AHB1RSTR_CORDICRST : g4/rcc.h
- RCC_AHB1RSTR_CRCRST : g4/rcc.h
- RCC_AHB1RSTR_DMA1RST : g4/rcc.h
- RCC_AHB1RSTR_DMA2RST : g4/rcc.h
- RCC_AHB1RSTR_DMAMUX1RST : g4/rcc.h
- RCC_AHB1RSTR_FLASHRST : g4/rcc.h
- RCC_AHB1RSTR_FMACRST : g4/rcc.h
- RCC_AHB1RSTR_OFFSET : g4/rcc.h
- RCC_AHB1SMENR : g4/rcc.h
- RCC_AHB1SMENR_CORFDICSMEN : g4/rcc.h
- RCC_AHB1SMENR_CRCSMEN : g4/rcc.h
- RCC_AHB1SMENR_DMA1SMEN : g4/rcc.h
- RCC_AHB1SMENR_DMA2SMEN : g4/rcc.h
- RCC_AHB1SMENR_DMAMUX1SMEN : g4/rcc.h
- RCC_AHB1SMENR_FLASHSMEN : g4/rcc.h
- RCC_AHB1SMENR_FMACSMEN : g4/rcc.h
- RCC_AHB1SMENR_OFFSET : g4/rcc.h
- RCC_AHB1SMENR_SRAM1SMEN : g4/rcc.h
- RCC_AHB2ENR : g4/rcc.h
- RCC_AHB2ENR_ADC12EN : g4/rcc.h
- RCC_AHB2ENR_ADC345EN : g4/rcc.h
- RCC_AHB2ENR_AESEN : g4/rcc.h
- RCC_AHB2ENR_DAC1EN : g4/rcc.h
- RCC_AHB2ENR_DAC2EN : g4/rcc.h
- RCC_AHB2ENR_DAC3EN : g4/rcc.h
- RCC_AHB2ENR_DAC4EN : g4/rcc.h
- RCC_AHB2ENR_GPIOAEN : g4/rcc.h
- RCC_AHB2ENR_GPIOBEN : g4/rcc.h
- RCC_AHB2ENR_GPIOCEN : g4/rcc.h
- RCC_AHB2ENR_GPIODEN : g4/rcc.h
- RCC_AHB2ENR_GPIOEEN : g4/rcc.h
- RCC_AHB2ENR_GPIOFEN : g4/rcc.h
- RCC_AHB2ENR_GPIOGEN : g4/rcc.h
- RCC_AHB2ENR_OFFSET : g4/rcc.h
- RCC_AHB2ENR_RNGEN : g4/rcc.h
- RCC_AHB2RSTR : g4/rcc.h
- RCC_AHB2RSTR_ADC12RST : g4/rcc.h
- RCC_AHB2RSTR_ADC345RST : g4/rcc.h
- RCC_AHB2RSTR_AESRST : g4/rcc.h
- RCC_AHB2RSTR_DAC1RST : g4/rcc.h
- RCC_AHB2RSTR_DAC2RST : g4/rcc.h
- RCC_AHB2RSTR_DAC3RST : g4/rcc.h
- RCC_AHB2RSTR_DAC4RST : g4/rcc.h
- RCC_AHB2RSTR_GPIOARST : g4/rcc.h
- RCC_AHB2RSTR_GPIOBRST : g4/rcc.h
- RCC_AHB2RSTR_GPIOCRST : g4/rcc.h
- RCC_AHB2RSTR_GPIODRST : g4/rcc.h
- RCC_AHB2RSTR_GPIOERST : g4/rcc.h
- RCC_AHB2RSTR_GPIOFRST : g4/rcc.h
- RCC_AHB2RSTR_GPIOGRST : g4/rcc.h
- RCC_AHB2RSTR_OFFSET : g4/rcc.h
- RCC_AHB2RSTR_RNGRST : g4/rcc.h
- RCC_AHB2SMENR : g4/rcc.h
- RCC_AHB2SMENR_ADC12SMEN : g4/rcc.h
- RCC_AHB2SMENR_ADC345SMEN : g4/rcc.h
- RCC_AHB2SMENR_AESSMEN : g4/rcc.h
- RCC_AHB2SMENR_CCMSRAMSMEN : g4/rcc.h
- RCC_AHB2SMENR_DAC1SMEN : g4/rcc.h
- RCC_AHB2SMENR_DAC2SMEN : g4/rcc.h
- RCC_AHB2SMENR_DAC3SMEN : g4/rcc.h
- RCC_AHB2SMENR_DAC4SMEN : g4/rcc.h
- RCC_AHB2SMENR_GPIOASMEN : g4/rcc.h
- RCC_AHB2SMENR_GPIOBSMEN : g4/rcc.h
- RCC_AHB2SMENR_GPIOCSMEN : g4/rcc.h
- RCC_AHB2SMENR_GPIODSMEN : g4/rcc.h
- RCC_AHB2SMENR_GPIOESMEN : g4/rcc.h
- RCC_AHB2SMENR_GPIOFSMEN : g4/rcc.h
- RCC_AHB2SMENR_GPIOGSMEN : g4/rcc.h
- RCC_AHB2SMENR_OFFSET : g4/rcc.h
- RCC_AHB2SMENR_RNGSMEN : g4/rcc.h
- RCC_AHB2SMENR_SRAM2SMEN : g4/rcc.h
- RCC_AHB3ENR : g4/rcc.h
- RCC_AHB3ENR_FMCEN : g4/rcc.h
- RCC_AHB3ENR_OFFSET : g4/rcc.h
- RCC_AHB3ENR_QSPIEN : g4/rcc.h
- RCC_AHB3RSTR : g4/rcc.h
- RCC_AHB3RSTR_FMCRST : g4/rcc.h
- RCC_AHB3RSTR_OFFSET : g4/rcc.h
- RCC_AHB3RSTR_QSPIRST : g4/rcc.h
- RCC_AHB3SMENR : g4/rcc.h
- RCC_AHB3SMENR_FMCSMEN : g4/rcc.h
- RCC_AHB3SMENR_OFFSET : g4/rcc.h
- RCC_AHB3SMENR_QSPISMEN : g4/rcc.h
- rcc_ahb_frequency : g4/rcc.h, rcc.c
- RCC_AHBCLK : g4/rcc.h
- rcc_apb1_frequency : g4/rcc.h, rcc.c
- RCC_APB1CLK : g4/rcc.h
- RCC_APB1ENR1 : g4/rcc.h
- RCC_APB1ENR1_CRSEN : g4/rcc.h
- RCC_APB1ENR1_FDCANEN : g4/rcc.h
- RCC_APB1ENR1_I2C1EN : g4/rcc.h
- RCC_APB1ENR1_I2C2EN : g4/rcc.h
- RCC_APB1ENR1_I2C3EN : g4/rcc.h
- RCC_APB1ENR1_LPTIM1EN : g4/rcc.h
- RCC_APB1ENR1_OFFSET : g4/rcc.h
- RCC_APB1ENR1_PWREN : g4/rcc.h
- RCC_APB1ENR1_RTCAPBEN : g4/rcc.h
- RCC_APB1ENR1_SPI2EN : g4/rcc.h
- RCC_APB1ENR1_SPI3EN : g4/rcc.h
- RCC_APB1ENR1_TIM2EN : g4/rcc.h
- RCC_APB1ENR1_TIM3EN : g4/rcc.h
- RCC_APB1ENR1_TIM4EN : g4/rcc.h
- RCC_APB1ENR1_TIM5EN : g4/rcc.h
- RCC_APB1ENR1_TIM6EN : g4/rcc.h
- RCC_APB1ENR1_TIM7EN : g4/rcc.h
- RCC_APB1ENR1_UART4EN : g4/rcc.h
- RCC_APB1ENR1_UART5EN : g4/rcc.h
- RCC_APB1ENR1_USART2EN : g4/rcc.h
- RCC_APB1ENR1_USART3EN : g4/rcc.h
- RCC_APB1ENR1_USBEN : g4/rcc.h
- RCC_APB1ENR1_WWDGEN : g4/rcc.h
- RCC_APB1ENR2 : g4/rcc.h
- RCC_APB1ENR2_I2C4EN : g4/rcc.h
- RCC_APB1ENR2_LPUART1EN : g4/rcc.h
- RCC_APB1ENR2_OFFSET : g4/rcc.h
- RCC_APB1ENR2_UCPD1EN : g4/rcc.h
- RCC_APB1RSTR1 : g4/rcc.h
- RCC_APB1RSTR1_CRSRST : g4/rcc.h
- RCC_APB1RSTR1_FDCANRST : g4/rcc.h
- RCC_APB1RSTR1_I2C1RST : g4/rcc.h
- RCC_APB1RSTR1_I2C2RST : g4/rcc.h
- RCC_APB1RSTR1_I2C3RST : g4/rcc.h
- RCC_APB1RSTR1_LPTIM1RST : g4/rcc.h
- RCC_APB1RSTR1_OFFSET : g4/rcc.h
- RCC_APB1RSTR1_PWRRST : g4/rcc.h
- RCC_APB1RSTR1_SPI2RST : g4/rcc.h
- RCC_APB1RSTR1_SPI3RST : g4/rcc.h
- RCC_APB1RSTR1_TIM2RST : g4/rcc.h
- RCC_APB1RSTR1_TIM3RST : g4/rcc.h
- RCC_APB1RSTR1_TIM4RST : g4/rcc.h
- RCC_APB1RSTR1_TIM5RST : g4/rcc.h
- RCC_APB1RSTR1_TIM6RST : g4/rcc.h
- RCC_APB1RSTR1_TIM7RST : g4/rcc.h
- RCC_APB1RSTR1_UART4RST : g4/rcc.h
- RCC_APB1RSTR1_UART5RST : g4/rcc.h
- RCC_APB1RSTR1_USART2RST : g4/rcc.h
- RCC_APB1RSTR1_USART3RST : g4/rcc.h
- RCC_APB1RSTR1_USBRST : g4/rcc.h
- RCC_APB1RSTR2 : g4/rcc.h
- RCC_APB1RSTR2_I2C4RST : g4/rcc.h
- RCC_APB1RSTR2_LPUART1RST : g4/rcc.h
- RCC_APB1RSTR2_OFFSET : g4/rcc.h
- RCC_APB1RSTR2_UCPD1RST : g4/rcc.h
- RCC_APB1SMENR1 : g4/rcc.h
- RCC_APB1SMENR1_FDCANSMEN : g4/rcc.h
- RCC_APB1SMENR1_I2C1SMEN : g4/rcc.h
- RCC_APB1SMENR1_I2C2SMEN : g4/rcc.h
- RCC_APB1SMENR1_I2C3SMEN : g4/rcc.h
- RCC_APB1SMENR1_LPTIM1SMEN : g4/rcc.h
- RCC_APB1SMENR1_OFFSET : g4/rcc.h
- RCC_APB1SMENR1_PWRSMEN : g4/rcc.h
- RCC_APB1SMENR1_RTCAPBSMEN : g4/rcc.h
- RCC_APB1SMENR1_SPI2SMEN : g4/rcc.h
- RCC_APB1SMENR1_SPI3SMEN : g4/rcc.h
- RCC_APB1SMENR1_TIM2SMEN : g4/rcc.h
- RCC_APB1SMENR1_TIM3SMEN : g4/rcc.h
- RCC_APB1SMENR1_TIM4SMEN : g4/rcc.h
- RCC_APB1SMENR1_TIM5SMEN : g4/rcc.h
- RCC_APB1SMENR1_TIM6SMEN : g4/rcc.h
- RCC_APB1SMENR1_TIM7SMEN : g4/rcc.h
- RCC_APB1SMENR1_UART4SMEN : g4/rcc.h
- RCC_APB1SMENR1_UART5SMEN : g4/rcc.h
- RCC_APB1SMENR1_USART2SMEN : g4/rcc.h
- RCC_APB1SMENR1_USART3SMEN : g4/rcc.h
- RCC_APB1SMENR1_USBSMEN : g4/rcc.h
- RCC_APB1SMENR1_WWDGSMEN : g4/rcc.h
- RCC_APB1SMENR2 : g4/rcc.h
- RCC_APB1SMENR2_I2C4SMEN : g4/rcc.h
- RCC_APB1SMENR2_LPUART1SMEN : g4/rcc.h
- RCC_APB1SMENR2_OFFSET : g4/rcc.h
- RCC_APB1SMENR2_UCPD1SMEN : g4/rcc.h
- rcc_apb2_frequency : g4/rcc.h, rcc.c
- RCC_APB2CLK : g4/rcc.h
- RCC_APB2ENR : g4/rcc.h
- RCC_APB2ENR_HRTIM1EN : g4/rcc.h
- RCC_APB2ENR_OFFSET : g4/rcc.h
- RCC_APB2ENR_SAI1EN : g4/rcc.h
- RCC_APB2ENR_SPI1EN : g4/rcc.h
- RCC_APB2ENR_SPI4EN : g4/rcc.h
- RCC_APB2ENR_SYSCFGEN : g4/rcc.h
- RCC_APB2ENR_TIM15EN : g4/rcc.h
- RCC_APB2ENR_TIM16EN : g4/rcc.h
- RCC_APB2ENR_TIM17EN : g4/rcc.h
- RCC_APB2ENR_TIM1EN : g4/rcc.h
- RCC_APB2ENR_TIM20EN : g4/rcc.h
- RCC_APB2ENR_TIM8EN : g4/rcc.h
- RCC_APB2ENR_USART1EN : g4/rcc.h
- RCC_APB2RSTR : g4/rcc.h
- RCC_APB2RSTR_HRTIM1RST : g4/rcc.h
- RCC_APB2RSTR_OFFSET : g4/rcc.h
- RCC_APB2RSTR_SAI1RST : g4/rcc.h
- RCC_APB2RSTR_SPI1RST : g4/rcc.h
- RCC_APB2RSTR_SPI4RST : g4/rcc.h
- RCC_APB2RSTR_SYSCFGRST : g4/rcc.h
- RCC_APB2RSTR_TIM15RST : g4/rcc.h
- RCC_APB2RSTR_TIM16RST : g4/rcc.h
- RCC_APB2RSTR_TIM17RST : g4/rcc.h
- RCC_APB2RSTR_TIM1RST : g4/rcc.h
- RCC_APB2RSTR_TIM20RST : g4/rcc.h
- RCC_APB2RSTR_TIM8RST : g4/rcc.h
- RCC_APB2RSTR_USART1RST : g4/rcc.h
- RCC_APB2SMENR : g4/rcc.h
- RCC_APB2SMENR_HRTIM1SMEN : g4/rcc.h
- RCC_APB2SMENR_OFFSET : g4/rcc.h
- RCC_APB2SMENR_SAI1SMEN : g4/rcc.h
- RCC_APB2SMENR_SPI1SMEN : g4/rcc.h
- RCC_APB2SMENR_SPI4SMEN : g4/rcc.h
- RCC_APB2SMENR_SYSCFGSMEN : g4/rcc.h
- RCC_APB2SMENR_TIM15SMEN : g4/rcc.h
- RCC_APB2SMENR_TIM16SMEN : g4/rcc.h
- RCC_APB2SMENR_TIM17SMEN : g4/rcc.h
- RCC_APB2SMENR_TIM1SMEN : g4/rcc.h
- RCC_APB2SMENR_TIM20SMEN : g4/rcc.h
- RCC_APB2SMENR_TIM8SMEN : g4/rcc.h
- RCC_APB2SMENR_USART1SMEN : g4/rcc.h
- RCC_BASE : stm32/g4/memorymap.h
- RCC_BDCR : g4/rcc.h
- RCC_BDCR_BDRST : g4/rcc.h
- RCC_BDCR_LSCOEN : g4/rcc.h
- RCC_BDCR_LSCOSEL : g4/rcc.h
- RCC_BDCR_LSEBYP : g4/rcc.h
- RCC_BDCR_LSECSSD : g4/rcc.h
- RCC_BDCR_LSECSSON : g4/rcc.h
- RCC_BDCR_LSEDRV_HIGH : g4/rcc.h
- RCC_BDCR_LSEDRV_LOW : g4/rcc.h
- RCC_BDCR_LSEDRV_MASK : g4/rcc.h
- RCC_BDCR_LSEDRV_MEDHIGH : g4/rcc.h
- RCC_BDCR_LSEDRV_MEDLOW : g4/rcc.h
- RCC_BDCR_LSEDRV_SHIFT : g4/rcc.h
- RCC_BDCR_LSEON : g4/rcc.h
- RCC_BDCR_LSERDY : g4/rcc.h
- RCC_BDCR_RTCEN : g4/rcc.h
- RCC_BDCR_RTCSEL_HSEDIV32 : g4/rcc.h
- RCC_BDCR_RTCSEL_LSE : g4/rcc.h
- RCC_BDCR_RTCSEL_LSI : g4/rcc.h
- RCC_BDCR_RTCSEL_MASK : g4/rcc.h
- RCC_BDCR_RTCSEL_NONE : g4/rcc.h
- RCC_BDCR_RTCSEL_SHIFT : g4/rcc.h
- RCC_CCIPR : g4/rcc.h
- RCC_CCIPR2 : g4/rcc.h
- RCC_CCIPR2_I2C4_HSI16 : g4/rcc.h
- RCC_CCIPR2_I2C4_PCLK : g4/rcc.h
- RCC_CCIPR2_I2C4_SHIFT : g4/rcc.h
- RCC_CCIPR2_I2C4_SYS : g4/rcc.h
- RCC_CCIPR2_QSPI_HSI16 : g4/rcc.h
- RCC_CCIPR2_QSPI_PLLQ : g4/rcc.h
- RCC_CCIPR2_QSPI_SHIFT : g4/rcc.h
- RCC_CCIPR2_QSPI_SYS : g4/rcc.h
- RCC_CCIPR2_SEL_MASK : g4/rcc.h
- RCC_CCIPR_ADC12SEL_NONE : g4/rcc.h
- RCC_CCIPR_ADC12SEL_PLLP : g4/rcc.h
- RCC_CCIPR_ADC12SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_ADC12SEL_SYSCLK : g4/rcc.h
- RCC_CCIPR_ADC345SEL_NONE : g4/rcc.h
- RCC_CCIPR_ADC345SEL_PLLP : g4/rcc.h
- RCC_CCIPR_ADC345SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_ADC345SEL_SYSCLK : g4/rcc.h
- RCC_CCIPR_CLK48SEL_HSI48 : g4/rcc.h
- RCC_CCIPR_CLK48SEL_PLLQ : g4/rcc.h
- RCC_CCIPR_CLK48SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_FDCANSEL_HSE : g4/rcc.h
- RCC_CCIPR_FDCANSEL_PCLK : g4/rcc.h
- RCC_CCIPR_FDCANSEL_PLLQ : g4/rcc.h
- RCC_CCIPR_FDCANSEL_SHIFT : g4/rcc.h
- RCC_CCIPR_I2C1SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_I2C2SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_I2C3SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_I2CxSEL_HSI16 : g4/rcc.h
- RCC_CCIPR_I2CxSEL_PCLK : g4/rcc.h
- RCC_CCIPR_I2CxSEL_SYSCLK : g4/rcc.h
- RCC_CCIPR_I2S23SEL_EXT : g4/rcc.h
- RCC_CCIPR_I2S23SEL_PLLQ : g4/rcc.h
- RCC_CCIPR_I2S23SEL_SHI16 : g4/rcc.h
- RCC_CCIPR_I2S23SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_I2S23SEL_SYSCLK : g4/rcc.h
- RCC_CCIPR_LPTIM1SEL_HSI16 : g4/rcc.h
- RCC_CCIPR_LPTIM1SEL_LSE : g4/rcc.h
- RCC_CCIPR_LPTIM1SEL_LSI : g4/rcc.h
- RCC_CCIPR_LPTIM1SEL_PCLK : g4/rcc.h
- RCC_CCIPR_LPTIM1SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_LPUART1SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_LPUARTxSEL_HSI16 : g4/rcc.h
- RCC_CCIPR_LPUARTxSEL_LSE : g4/rcc.h
- RCC_CCIPR_LPUARTxSEL_PCLK : g4/rcc.h
- RCC_CCIPR_LPUARTxSEL_SYSCLK : g4/rcc.h
- RCC_CCIPR_SAI1SEL_EXT : g4/rcc.h
- RCC_CCIPR_SAI1SEL_HSI16 : g4/rcc.h
- RCC_CCIPR_SAI1SEL_PLLQ : g4/rcc.h
- RCC_CCIPR_SAI1SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_SAI1SEL_SYSCLK : g4/rcc.h
- RCC_CCIPR_SEL_MASK : g4/rcc.h
- RCC_CCIPR_UART4SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_UART5SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_UARTxSEL_HSI16 : g4/rcc.h
- RCC_CCIPR_UARTxSEL_LSE : g4/rcc.h
- RCC_CCIPR_UARTxSEL_PCLK : g4/rcc.h
- RCC_CCIPR_UARTxSEL_SYSCLK : g4/rcc.h
- RCC_CCIPR_USART1SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_USART2SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_USART3SEL_SHIFT : g4/rcc.h
- RCC_CCIPR_USARTxSEL_HSI16 : g4/rcc.h
- RCC_CCIPR_USARTxSEL_LSE : g4/rcc.h
- RCC_CCIPR_USARTxSEL_PCLK : g4/rcc.h
- RCC_CCIPR_USARTxSEL_SYSCLK : g4/rcc.h
- RCC_CFGR : g4/rcc.h
- RCC_CFGR_HPRE_DIV128 : g4/rcc.h
- RCC_CFGR_HPRE_DIV16 : g4/rcc.h
- RCC_CFGR_HPRE_DIV2 : g4/rcc.h
- RCC_CFGR_HPRE_DIV256 : g4/rcc.h
- RCC_CFGR_HPRE_DIV4 : g4/rcc.h
- RCC_CFGR_HPRE_DIV512 : g4/rcc.h
- RCC_CFGR_HPRE_DIV64 : g4/rcc.h
- RCC_CFGR_HPRE_DIV8 : g4/rcc.h
- RCC_CFGR_HPRE_MASK : g4/rcc.h
- RCC_CFGR_HPRE_NODIV : g4/rcc.h
- RCC_CFGR_HPRE_SHIFT : g4/rcc.h
- RCC_CFGR_MCO_HSE : g4/rcc.h
- RCC_CFGR_MCO_HSI16 : g4/rcc.h
- RCC_CFGR_MCO_HSI48 : g4/rcc.h
- RCC_CFGR_MCO_LSE : g4/rcc.h
- RCC_CFGR_MCO_LSI : g4/rcc.h
- RCC_CFGR_MCO_MASK : g4/rcc.h
- RCC_CFGR_MCO_NOCLK : g4/rcc.h
- RCC_CFGR_MCO_PLL : g4/rcc.h
- RCC_CFGR_MCO_SHIFT : g4/rcc.h
- RCC_CFGR_MCO_SYSCLK : g4/rcc.h
- RCC_CFGR_MCOPRE_DIV1 : g4/rcc.h
- RCC_CFGR_MCOPRE_DIV16 : g4/rcc.h
- RCC_CFGR_MCOPRE_DIV2 : g4/rcc.h
- RCC_CFGR_MCOPRE_DIV4 : g4/rcc.h
- RCC_CFGR_MCOPRE_DIV8 : g4/rcc.h
- RCC_CFGR_MCOPRE_MASK : g4/rcc.h
- RCC_CFGR_MCOPRE_SHIFT : g4/rcc.h
- RCC_CFGR_PPRE1_MASK : g4/rcc.h
- RCC_CFGR_PPRE1_SHIFT : g4/rcc.h
- RCC_CFGR_PPRE2_MASK : g4/rcc.h
- RCC_CFGR_PPRE2_SHIFT : g4/rcc.h
- RCC_CFGR_PPREx_DIV16 : g4/rcc.h
- RCC_CFGR_PPREx_DIV2 : g4/rcc.h
- RCC_CFGR_PPREx_DIV4 : g4/rcc.h
- RCC_CFGR_PPREx_DIV8 : g4/rcc.h
- RCC_CFGR_PPREx_NODIV : g4/rcc.h
- RCC_CFGR_SW_MASK : g4/rcc.h
- RCC_CFGR_SW_SHIFT : g4/rcc.h
- RCC_CFGR_SWS_MASK : g4/rcc.h
- RCC_CFGR_SWS_SHIFT : g4/rcc.h
- RCC_CFGR_SWx_HSE : g4/rcc.h
- RCC_CFGR_SWx_HSI16 : g4/rcc.h
- RCC_CFGR_SWx_PLL : g4/rcc.h
- RCC_CICR : g4/rcc.h
- RCC_CICR_CSSC : g4/rcc.h
- RCC_CICR_HSERDYC : g4/rcc.h
- RCC_CICR_HSI48RDYC : g4/rcc.h
- RCC_CICR_HSIRDYC : g4/rcc.h
- RCC_CICR_LSECSSC : g4/rcc.h
- RCC_CICR_LSERDYC : g4/rcc.h
- RCC_CICR_LSIRDYC : g4/rcc.h
- RCC_CICR_PLLRDYC : g4/rcc.h
- RCC_CIER : g4/rcc.h
- RCC_CIER_HSERDYIE : g4/rcc.h
- RCC_CIER_HSI48RDYIE : g4/rcc.h
- RCC_CIER_HSIRDYIE : g4/rcc.h
- RCC_CIER_LSE_CSSIE : g4/rcc.h
- RCC_CIER_LSERDYIE : g4/rcc.h
- RCC_CIER_LSIRDYIE : g4/rcc.h
- RCC_CIER_PLLRDYIE : g4/rcc.h
- RCC_CIFR : g4/rcc.h
- RCC_CIFR_CSSF : g4/rcc.h
- RCC_CIFR_HSERDYF : g4/rcc.h
- RCC_CIFR_HSI48RDYF : g4/rcc.h
- RCC_CIFR_HSIRDYF : g4/rcc.h
- RCC_CIFR_LSECSSF : g4/rcc.h
- RCC_CIFR_LSERDYF : g4/rcc.h
- RCC_CIFR_LSIRDYF : g4/rcc.h
- RCC_CIFR_PLLRDYF : g4/rcc.h
- rcc_clock_3v3 : g4/rcc.h
- RCC_CLOCK_3V3_170MHZ : g4/rcc.h
- RCC_CLOCK_3V3_24MHZ : g4/rcc.h
- RCC_CLOCK_3V3_48MHZ : g4/rcc.h
- RCC_CLOCK_3V3_96MHZ : g4/rcc.h
- RCC_CLOCK_3V3_END : g4/rcc.h
- rcc_clock_setup_hse_3v3() : g4/rcc.h, rcc.c
- rcc_clock_setup_pll() : g4/rcc.h, rcc.c
- rcc_clock_source : g4/rcc.h
- RCC_CORDIC : g4/rcc.h
- RCC_CPUCLK : g4/rcc.h
- RCC_CR : g4/rcc.h
- RCC_CR_CSSON : g4/rcc.h
- RCC_CR_HSEBYP : g4/rcc.h
- RCC_CR_HSEON : g4/rcc.h
- RCC_CR_HSERDY : g4/rcc.h
- RCC_CR_HSIKERON : g4/rcc.h
- RCC_CR_HSION : g4/rcc.h
- RCC_CR_HSIRDY : g4/rcc.h
- RCC_CR_PLLON : g4/rcc.h
- RCC_CR_PLLRDY : g4/rcc.h
- RCC_CRC : g4/rcc.h
- RCC_CRRCR : g4/rcc.h
- RCC_CRRCR_HSI48ON : g4/rcc.h
- RCC_CRRCR_HSI48RDY : g4/rcc.h
- RCC_CRRCR_HSI48VAL_MASK : g4/rcc.h
- RCC_CRRCR_HSI48VAL_SHIFT : g4/rcc.h
- RCC_CRS : g4/rcc.h
- RCC_CSR : g4/rcc.h
- RCC_CSR_BORRSTF : g4/rcc.h
- RCC_CSR_IWDGRSTF : g4/rcc.h
- RCC_CSR_LPWRRSTF : g4/rcc.h
- RCC_CSR_LSION : g4/rcc.h
- RCC_CSR_LSIRDY : g4/rcc.h
- RCC_CSR_OBLRSTF : g4/rcc.h
- RCC_CSR_PINRSTF : g4/rcc.h
- RCC_CSR_RESET_FLAGS : g4/rcc.h
- RCC_CSR_RMVF : g4/rcc.h
- RCC_CSR_SFTRSTF : g4/rcc.h
- RCC_CSR_WWDGRSTF : g4/rcc.h
- rcc_css_disable() : rcc.c, g4/rcc.h
- rcc_css_enable() : g4/rcc.h, rcc.c
- rcc_css_int_clear() : g4/rcc.h, rcc.c
- rcc_css_int_flag() : g4/rcc.h, rcc.c
- RCC_DAC1 : g4/rcc.h
- RCC_DAC2 : g4/rcc.h
- RCC_DAC3 : g4/rcc.h
- RCC_DAC4 : g4/rcc.h
- RCC_DMA1 : g4/rcc.h
- RCC_DMA2 : g4/rcc.h
- RCC_DMAMUX1 : g4/rcc.h
- RCC_FDCAN : g4/rcc.h
- RCC_FLASH : g4/rcc.h
- RCC_FMAC : g4/rcc.h
- RCC_FMC : g4/rcc.h
- rcc_get_clksel_freq() : rcc.c
- rcc_get_div_from_hpre() : rcc_common_all.h, rcc_common_all.c
- rcc_get_usart_clk_freq() : g4/rcc.h, rcc.c
- RCC_GPIOA : g4/rcc.h
- RCC_GPIOB : g4/rcc.h
- RCC_GPIOC : g4/rcc.h
- RCC_GPIOD : g4/rcc.h
- RCC_GPIOE : g4/rcc.h
- RCC_GPIOF : g4/rcc.h
- RCC_GPIOG : g4/rcc.h
- RCC_HCLK3 : g4/rcc.h
- RCC_HRTIM1 : g4/rcc.h
- RCC_HSE : g4/rcc.h
- rcc_hse_12mhz_3v3 : rcc.c, g4/rcc.h
- rcc_hse_16mhz_3v3 : g4/rcc.h, rcc.c
- rcc_hse_8mhz_3v3 : g4/rcc.h, rcc.c
- RCC_HSI16 : g4/rcc.h
- RCC_HSI48 : g4/rcc.h
- rcc_hsi_configs : g4/rcc.h, rcc.c
- RCC_I2C1 : g4/rcc.h
- RCC_I2C2 : g4/rcc.h
- RCC_I2C3 : g4/rcc.h
- RCC_I2C4 : g4/rcc.h
- RCC_ICSCR : g4/rcc.h
- RCC_ICSCR_HSICAL_MASK : g4/rcc.h
- RCC_ICSCR_HSICAL_SHIFT : g4/rcc.h
- RCC_ICSCR_HSITRIM_MASK : g4/rcc.h
- RCC_ICSCR_HSITRIM_SHIFT : g4/rcc.h
- rcc_is_osc_ready() : rcc.c, rcc_common_all.h
- rcc_isr() : stm32/g4/nvic.h, stm32/g4/vector_nvic.c
- RCC_LPTIM1 : g4/rcc.h
- RCC_LPUART1 : g4/rcc.h
- RCC_LSE : g4/rcc.h
- RCC_LSI : g4/rcc.h
- rcc_osc : g4/rcc.h
- rcc_osc_bypass_disable() : rcc_common_all.h, rcc_common_all.c
- rcc_osc_bypass_enable() : rcc_common_all.h, rcc_common_all.c
- rcc_osc_off() : g4/rcc.h, rcc.c
- rcc_osc_on() : g4/rcc.h, rcc.c
- rcc_osc_ready_int_clear() : g4/rcc.h, rcc.c
- rcc_osc_ready_int_disable() : g4/rcc.h, rcc.c
- rcc_osc_ready_int_enable() : g4/rcc.h, rcc.c
- rcc_osc_ready_int_flag() : g4/rcc.h, rcc.c
- RCC_PERCLK : g4/rcc.h
- rcc_periph_clken : g4/rcc.h
- rcc_periph_clock_disable() : rcc_common_all.h, rcc_common_all.c
- rcc_periph_clock_enable() : rcc_common_all.h, rcc_common_all.c
- rcc_periph_reset_hold() : rcc_common_all.h, rcc_common_all.c
- rcc_periph_reset_pulse() : rcc_common_all.c, rcc_common_all.h
- rcc_periph_reset_release() : rcc_common_all.h, rcc_common_all.c
- rcc_periph_rst : g4/rcc.h
- rcc_peripheral_clear_reset() : rcc_common_all.h, rcc_common_all.c
- rcc_peripheral_disable_clock() : rcc_common_all.h, rcc_common_all.c
- rcc_peripheral_enable_clock() : rcc_common_all.h, rcc_common_all.c
- rcc_peripheral_reset() : rcc_common_all.h, rcc_common_all.c
- RCC_PLL : g4/rcc.h
- RCC_PLLCFGR : g4/rcc.h
- RCC_PLLCFGR_PLLM : g4/rcc.h
- RCC_PLLCFGR_PLLM_MASK : g4/rcc.h
- RCC_PLLCFGR_PLLM_SHIFT : g4/rcc.h
- RCC_PLLCFGR_PLLN_MASK : g4/rcc.h
- RCC_PLLCFGR_PLLN_SHIFT : g4/rcc.h
- RCC_PLLCFGR_PLLP : g4/rcc.h
- RCC_PLLCFGR_PLLP_DIV17 : g4/rcc.h
- RCC_PLLCFGR_PLLP_DIV7 : g4/rcc.h
- RCC_PLLCFGR_PLLPDIV_MASK : g4/rcc.h
- RCC_PLLCFGR_PLLPDIV_SHIFT : g4/rcc.h
- RCC_PLLCFGR_PLLPEN : g4/rcc.h
- RCC_PLLCFGR_PLLQ_DIV2 : g4/rcc.h
- RCC_PLLCFGR_PLLQ_DIV4 : g4/rcc.h
- RCC_PLLCFGR_PLLQ_DIV6 : g4/rcc.h
- RCC_PLLCFGR_PLLQ_DIV8 : g4/rcc.h
- RCC_PLLCFGR_PLLQ_MASK : g4/rcc.h
- RCC_PLLCFGR_PLLQ_SHIFT : g4/rcc.h
- RCC_PLLCFGR_PLLQEN : g4/rcc.h
- RCC_PLLCFGR_PLLR_DIV2 : g4/rcc.h
- RCC_PLLCFGR_PLLR_DIV4 : g4/rcc.h
- RCC_PLLCFGR_PLLR_DIV6 : g4/rcc.h
- RCC_PLLCFGR_PLLR_DIV8 : g4/rcc.h
- RCC_PLLCFGR_PLLR_MASK : g4/rcc.h
- RCC_PLLCFGR_PLLR_SHIFT : g4/rcc.h
- RCC_PLLCFGR_PLLREN : g4/rcc.h
- RCC_PLLCFGR_PLLSRC_HSE : g4/rcc.h
- RCC_PLLCFGR_PLLSRC_HSI16 : g4/rcc.h
- RCC_PLLCFGR_PLLSRC_MASK : g4/rcc.h
- RCC_PLLCFGR_PLLSRC_NONE : g4/rcc.h
- RCC_PLLCFGR_PLLSRC_SHIFT : g4/rcc.h
- RCC_PWR : g4/rcc.h
- RCC_QSPI : g4/rcc.h
- RCC_RNG : g4/rcc.h
- RCC_RTCAPB : g4/rcc.h
- RCC_SAI1 : g4/rcc.h
- rcc_set_clock48_source() : g4/rcc.h, rcc.c
- rcc_set_hpre() : g4/rcc.h, rcc.c
- rcc_set_main_pll() : g4/rcc.h, rcc.c
- rcc_set_mco() : rcc_common_all.c, rcc_common_all.h
- rcc_set_pll_source() : g4/rcc.h, rcc.c
- rcc_set_ppre1() : g4/rcc.h, rcc.c
- rcc_set_ppre2() : g4/rcc.h, rcc.c
- rcc_set_sysclk_source() : g4/rcc.h, rcc.c
- RCC_SPI1 : g4/rcc.h
- RCC_SPI2 : g4/rcc.h
- RCC_SPI3 : g4/rcc.h
- RCC_SPI4 : g4/rcc.h
- RCC_SYSCFG : g4/rcc.h
- RCC_SYSCLK : g4/rcc.h
- rcc_system_clock_source() : g4/rcc.h, rcc.c
- RCC_SYSTICKCLK : g4/rcc.h
- RCC_TIM1 : g4/rcc.h
- RCC_TIM15 : g4/rcc.h
- RCC_TIM16 : g4/rcc.h
- RCC_TIM17 : g4/rcc.h
- RCC_TIM2 : g4/rcc.h
- RCC_TIM20 : g4/rcc.h
- RCC_TIM3 : g4/rcc.h
- RCC_TIM4 : g4/rcc.h
- RCC_TIM5 : g4/rcc.h
- RCC_TIM6 : g4/rcc.h
- RCC_TIM7 : g4/rcc.h
- RCC_TIM8 : g4/rcc.h
- RCC_UART4 : g4/rcc.h
- RCC_UART5 : g4/rcc.h
- RCC_UCPD1 : g4/rcc.h
- RCC_USART1 : g4/rcc.h
- RCC_USART2 : g4/rcc.h
- RCC_USART3 : g4/rcc.h
- RCC_USB : g4/rcc.h
- rcc_wait_for_osc_ready() : rcc_common_all.h, rcc.c
- rcc_wait_for_sysclk_status() : g4/rcc.h, rcc.c
- RCC_WWDG : g4/rcc.h
- reset_handler() : vector.c, cm3/nvic.h
- RNG_BASE : stm32/g4/memorymap.h
- RNG_CR : rng_common_v1.h
- RNG_CR_CED : g4/rng.h
- RNG_CR_IE : rng_common_v1.h
- RNG_CR_RNGEN : rng_common_v1.h
- rng_disable() : rng_common_v1.h
- RNG_DR : rng_common_v1.h
- rng_enable() : rng_common_v1.h
- rng_get_random() : rng_common_v1.h
- rng_get_random_blocking() : rng_common_v1.h
- rng_interrupt_disable() : rng_common_v1.h
- rng_interrupt_enable() : rng_common_v1.h
- rng_isr() : stm32/g4/vector_nvic.c, stm32/g4/nvic.h
- RNG_SR : rng_common_v1.h
- RNG_SR_CECS : rng_common_v1.h
- RNG_SR_CEIS : rng_common_v1.h
- RNG_SR_DRDY : rng_common_v1.h
- RNG_SR_SECS : rng_common_v1.h
- RNG_SR_SEIS : rng_common_v1.h
- RST_ADC1 : g4/rcc.h
- RST_ADC12 : g4/rcc.h
- RST_ADC345 : g4/rcc.h
- RST_AES : g4/rcc.h
- RST_CORDIC : g4/rcc.h
- RST_CRC : g4/rcc.h
- RST_CRS : g4/rcc.h
- RST_DAC1 : g4/rcc.h
- RST_DAC2 : g4/rcc.h
- RST_DAC3 : g4/rcc.h
- RST_DAC4 : g4/rcc.h
- RST_DMA1 : g4/rcc.h
- RST_DMA2 : g4/rcc.h
- RST_DMAMUX1 : g4/rcc.h
- RST_FDCAN : g4/rcc.h
- RST_FLASH : g4/rcc.h
- RST_FMAC : g4/rcc.h
- RST_FMC : g4/rcc.h
- RST_GPIOA : g4/rcc.h
- RST_GPIOB : g4/rcc.h
- RST_GPIOC : g4/rcc.h
- RST_GPIOD : g4/rcc.h
- RST_GPIOE : g4/rcc.h
- RST_GPIOF : g4/rcc.h
- RST_GPIOG : g4/rcc.h
- RST_HRTIM1 : g4/rcc.h
- RST_I2C1 : g4/rcc.h
- RST_I2C2 : g4/rcc.h
- RST_I2C3 : g4/rcc.h
- RST_I2C4 : g4/rcc.h
- RST_LPTIM1 : g4/rcc.h
- RST_LPUART1 : g4/rcc.h
- RST_PWR : g4/rcc.h
- RST_QSPI : g4/rcc.h
- RST_RNG : g4/rcc.h
- RST_SAI1 : g4/rcc.h
- RST_SPI1 : g4/rcc.h
- RST_SPI2 : g4/rcc.h
- RST_SPI3 : g4/rcc.h
- RST_SPI4 : g4/rcc.h
- RST_SYSCFG : g4/rcc.h
- RST_TIM1 : g4/rcc.h
- RST_TIM15 : g4/rcc.h
- RST_TIM16 : g4/rcc.h
- RST_TIM17 : g4/rcc.h
- RST_TIM2 : g4/rcc.h
- RST_TIM20 : g4/rcc.h
- RST_TIM3 : g4/rcc.h
- RST_TIM4 : g4/rcc.h
- RST_TIM5 : g4/rcc.h
- RST_TIM6 : g4/rcc.h
- RST_TIM7 : g4/rcc.h
- RST_TIM8 : g4/rcc.h
- RST_UART4 : g4/rcc.h
- RST_UART5 : g4/rcc.h
- RST_UCPD1 : g4/rcc.h
- RST_USART1 : g4/rcc.h
- RST_USART2 : g4/rcc.h
- RST_USART3 : g4/rcc.h
- RST_USB : g4/rcc.h
- rtc_alarm_isr() : stm32/g4/nvic.h, stm32/g4/vector_nvic.c
- RTC_BASE : stm32/g4/memorymap.h
- rtc_tamp_css_isr() : stm32/g4/nvic.h, stm32/g4/vector_nvic.c
- rtc_wkup_isr() : stm32/g4/nvic.h, stm32/g4/vector_nvic.c